图书介绍
锁相与频率合成技术PDF|Epub|txt|kindle电子书版本网盘下载
![锁相与频率合成技术](https://www.shukui.net/cover/71/31294089.jpg)
- 孙娇燕,李森编著 著
- 出版社: 大连:大连海事大学出版社
- ISBN:9787563223084
- 出版时间:2009
- 标注页数:250页
- 文件大小:12MB
- 文件页数:260页
- 主题词:锁相技术;频率合成技术
PDF下载
下载说明
锁相与频率合成技术PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 概述1
1.1 锁相与频率合成的基本概念1
1.2 频率合成的方式和特点2
1.3 锁相与频率合成技术的发展5
第2章 锁相环路的工作原理7
2.1 环路的基本工作原理7
2.1.1 锁相的基本概念7
2.1.2 锁相环的构成7
2.1.3 环路的工作过程8
2.2 锁相环路的相位模型9
2.2.1 鉴相器的相位模型10
2.2.2 压控振荡器的相位模型11
2.2.3 环路滤波器模型12
2.2.4 环路的相位模型与动态方程16
2.3 锁相环路的传递函数18
2.3.1 环路方程的线性化18
2.3.2 线性环路的传递函数19
第3章 锁相环路的性能22
3.1 锁相环路的线性跟踪性能22
3.1.1 环路的频率响应22
3.1.2 环路对典型输入相位的跟踪性能29
3.2 锁相环路的稳定性37
3.2.1 环路稳定性判据38
3.2.2 常用二阶环的稳定性39
3.3 锁相环路的捕获特性41
3.3.1 环路捕获的性能指标与分析方法41
3.3.2 一阶环的捕获过程43
3.3.3 二阶环的捕获过程45
3.3.4 辅助捕捉方法49
3.4 锁相环路的噪声性能分析52
3.4.1 输入加性噪声的环路相位模型53
3.4.2 环路对加性噪声的线性过滤性能56
3.4.3 存在输入噪声环路的非线性性能60
第4章 锁相环路的应用67
4.1 在调制解调技术中的应用67
4.1.1 锁相调制器67
4.1.2 调频调相解调器68
4.1.3 同步检波器69
4.1.4 抑制载波的相干解调器71
4.2 在载波提取与位同步技术中的应用72
4.2.1 相干载波提取锁相环73
4.2.2 位同步锁相环74
4.3 在测速与测距技术中的应用77
4.3.1 锁相接收机78
4.3.2 跟踪测距锁相环82
第5章 频率合成的方案89
5.1 频漂抵消合成法89
5.2 脉冲取样锁相环92
5.3 数字单环频率合成器95
5.3.1 单环合成器的相位模型96
5.3.2 单环合成器的杂散干扰97
5.3.3 单环合成器的噪声分析103
5.3.4 混频环104
5.4 多环数字频率合成器106
5.4.1 双环数字频率合成器106
5.4.2 三环数字频率合成器109
第6章 锁相频率合成器的基本电路114
6.1 鉴相器114
6.1.1 二极管平衡鉴相器114
6.1.2 取样保持鉴相器117
6.1.3 开关型鉴相器120
6.1.4 鉴频鉴相器122
6.2 压控振荡器126
6.2.1 压控振荡器的主要技术指标126
6.2.1 LC压控振荡器127
6.2.2 晶体压控振荡器132
6.3 可变分频器134
6.3.1 可变分频器的主要技术指标134
6.3.2 可变分频器的工作原理135
6.3.3 提高可变分频器速度的方法139
6.3.4 减法可变分频器141
6.3.5 吞脉冲技术144
第7章 小数分频频率合成器150
7.1 小数分频合成器的工作原理150
7.1.1 小数分频器的实现方法151
7.1.2 双模分频器控制信号的产生151
7.1.3 小数分频环中鉴相器的输出电压154
7.2 改善输出频谱纯度157
7.2.1 可变延迟法157
7.2.2 模拟相位补偿法158
7.2.3 数控补偿法159
7.2.4 ∑-△调制技术160
7.3 小数分频器的实用电路164
7.3.1 基本小数分频器164
7.3.2 吞脉冲小数分频器165
7.4 小数分频频率合成器方案实例166
第8章 直接数字频率合成器169
8.1 直接数字频率合成器工作原理169
8.1.1 斜升波合成169
8.1.2 任意波形的合成170
8.1.3 正弦波合成171
8.2 DDS的频谱特性分析177
8.2.1 DDS的技术特性177
8.2.2 理想情况下DDS输出频谱特性178
8.2.3 DDS中杂散信号频谱特性分析178
8.3 DDS与PLL混合频率合成方案181
8.3.1 DDS驱动PLL混合方案182
8.3.2 DDS插入PLL混合方案183
8.3.3 DDS用作小数分频器183
8.4 DDS在电子系统中的应用184
8.4.1 DDS在数据通信中的应用184
8.4.2 DDS在雷达系统中的应用185
8.4.3 DDS在电子测量仪器中的应用186
8.5 DDS典型芯片介绍187
8.5.1 DDS芯片AD9854187
8.5.2 DDS芯片Q2368189
8.5.3 DDS芯片STEL-1180191
第9章 集成频率合成器194
9.1 集成锁相环基本电路194
9.1.1 集成鉴相器194
9.1.2 集成压控振荡器197
9.1.3 集成双模分频器及其他电路200
9.2 单片集成锁相环201
9.2.1 低频数字锁相环CD4046201
9.2.2 高频单片模拟锁相环L562203
9.3 集成频率合成器208
9.3.1 并行码输入方式的频率合成器208
9.3.2 数据总线输入方式的频率合成器210
9.3.3 串行输入方式的频率合成器212
9.4 集成频率合成器的微机控制215
9.4.1 串行码输入方式频率合成器的微机控制215
9.4.2 数据总线输入方式频率合成器的微机控制218
9.4.3 并行码输入方式频率合成器的微机控制218
第10章 全数字锁相环220
10.1 全数字型鉴相器220
10.1.1 由触发器和计数器构成的全数字型鉴相器220
10.1.2 奈奎斯特率全数字型鉴相器221
10.1.3 零交叉全数字型鉴相器221
10.2 全数字环路滤波器222
10.2.1 超前/滞后计数器式全数字环路滤波器222
10.2.2 K变模计数器式全数字环路滤波器223
10.2.3 N先于M式全数字环路滤波器224
10.3 数字控制振荡器225
10.3.1 除N可变分频器式DCO225
10.3.2 增量—减量计数器式DCO225
10.3.3 波形合成器式DCO227
10.4 全数字锁相环方案228
10.4.1 超前/滞后型全数字锁相环228
10.4.2 触发器型全数字锁相环231
10.4.3 全数字锁相环实例232
10.5 全数字锁相环的性能232
10.5.1 全数字锁相环的离散时间工作特性233
10.5.2 全数字锁相环输出频率的变化范围237
10.5.3 全数字锁相环的频域分析239
10.5.4 全数字锁相环的纹波消除技术240
10.6 软件锁相环241
10.6.1 模拟锁相环的软件实现242
10.6.2 数模混合锁相环的软件实现244
10.6.3 全数字锁相环的软件实现248
参考文献250