图书介绍
EDA数字系统设计案例实践PDF|Epub|txt|kindle电子书版本网盘下载
- 黄科,艾琼龙,李磊编著 著
- 出版社: 北京:清华大学出版社
- ISBN:9787302214014
- 出版时间:2010
- 标注页数:346页
- 文件大小:70MB
- 文件页数:357页
- 主题词:电子电路-计算机辅助设计;数字系统-系统设计
PDF下载
下载说明
EDA数字系统设计案例实践PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 码制转换器设计1
1.1 格雷码与BCD码2
1.1.1 格雷码简述2
1.1.2 BCD码简述3
1.2 方案设计与论证4
1.2.1 格雷码转换为自然二进制码的方案设计与论证5
1.2.2 自然二进制码转换为8421BCD码的方案设计与论证6
1.3 原理图逻辑设计11
1.3.1 设计逻辑电路图11
1.3.2 原理图逻辑输入及仿真测试24
1.4 VHDL硬件描述语言设计48
1.4.1 设计方案论证48
1.4.2 硬件描述语言设计输入方法49
1.5 总结55
1.6 相关设计课题55
课题1:自然二进制码到格雷码转换器的设计与实现55
课题2:8421BCD码到其他BCD码的转换电路设计56
1.7 参考文献56
第2章 数值比较器设计57
2.1 引言58
2.2 数值比较器的设计原理58
2.3 原理图逻辑设计59
2.3.1 设计逻辑电路图59
2.3.2 原理图逻辑输入及仿真测试66
2.4 VHDL硬件描述语言设计86
2.4.1 一位数值比较器的硬件描述语言设计87
2.4.2 不带扩展端的四位数值比较器的硬件描述语言设计90
2.4.3 带扩展位的四位数值比较器的硬件描述语言设计93
2.5 总结101
2.6 相关设计课题101
课题1:六位数值比较器的设计101
课题2:六十四位数值比较器的设计101
2.7 参考文献102
第3章 算术电路设计103
3.1 引言104
3.2 加法器的设计104
3.2.1 原理图逻辑设计104
3.2.2 VHDL硬件描述语言设计129
3.3 乘法器的设计136
3.3.1 原理图逻辑设计136
3.3.2 VHDL硬件描述语言设计142
3.4 总结144
3.5 相关设计课题144
课题1:十六位加法器的设计144
课题2:八位乘法器的设计144
3.6 参考文献144
第4章 2421BCD码十进制 递增计数器设计145
4.1 引言146
4.2 系统总体设计147
4.2.1 系统方案设计147
4.2.2 设计方式和设计步骤148
4.3 原理图逻辑设计150
4.3.1 设计逻辑电路图150
4.3.2 原理图逻辑输入及仿真测试164
4.4 VHDL硬件描述语言设计172
4.4.1 计数器硬件描述语言设计方案论证172
4.4.2 计数器硬件描述语言设计输入方法173
4.5 总结180
4.6 相关设计课题180
课题1:双模递增计数器的设计180
课题2:具有异步清零、同步置数功能的同步8421BCD码十进制计数器设计181
课题3:具有异步清零、同步可逆功能的四位二进制计数器设计181
4.7 参考文献181
第5章 串并/并串转换器设计182
5.1 引言183
5.2 串并转换器的设计与实现184
5.2.1 串并转换器原理图设计184
5.2.2 串并转换器的硬件描述语言设计190
5.3 并串转换器的设计与实现192
5.3.1 并串转换器原理图设计192
5.3.2 串并转换器的硬件描述语言设计199
5.4 总结201
5.5 相关设计课题201
课题1:串入串出移存器设计201
课题2:双向移位寄存器设计202
课题3:串入串出双向移位寄存器设计202
5.6 参考文献202
第6章 序列发生器的设计203
6.1 引言204
6.2 序列发生器的设计思路204
6.3 原理图逻辑设计205
6.3.1 设计给定序列的信号发生电路205
6.3.2 根据序列循环长度M的要求设计发生器电路217
6.4 VHDL硬件描述语言设计224
6.4.1 移存型序列信号发生器224
6.4.2 计数型序列信号发生器227
6.4.3 反馈型序列发生器228
6.5 总结230
6.6 相关设计课题230
课题:序列信号发生器的设计230
6.7 参考文献230
第7章 序列检测器的设计231
7.1 引言232
7.2 序列检测器的硬件电路设计234
7.2.1 设计逻辑电路图235
7.2.2 原理图仿真测试238
7.3 序列检测器的VHDL硬件描述语言设计243
7.4 自动售货机的设计245
7.4.1 自动售货机的逻辑电路设计245
7.4.2 自动售货机的硬件语言描述设计248
7.5 总结251
7.6 相关设计课题251
课题1:1011序列检测器的设计251
课题2:计数器的设计251
7.7 参考文献252
第8章 电子钟电路设计253
8.1 引言254
8.2 原理图逻辑设计254
8.2.1 设计逻辑电路图254
8.2.2 原理图仿真测试261
8.3 硬件描述述语言设计274
8.3.1 十进制计数器的设计274
8.3.2 六进制计数器设计276
8.3.3 二十四进制计数器设计278
8.3.4 BCD七段译码器设计280
8.3.5 电子钟顶层设计281
8.4 总结284
8.5 相关设计课题285
课题1:显示年、月、日的电子日历的设计285
课题2:跑表的设计285
课题3:闹钟系统的设计285
8.6 参考文献285
附录A ispDesignEXPERT开发软件286
附录B ISE开发软件316
附录C ModelSim开发软件325
附录D MAX+PLUS Ⅱ开发软件331