图书介绍

数字设计 第3版PDF|Epub|txt|kindle电子书版本网盘下载

数字设计 第3版
  • (美) M. Morris Mano著;徐志军,尹廷辉等译 著
  • 出版社: 北京:电子工业出版社
  • ISBN:7505397141
  • 出版时间:2004
  • 标注页数:408页
  • 文件大小:18MB
  • 文件页数:423页
  • 主题词:数字电路-电路设计

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

数字设计 第3版PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

目 录1

第1章二进制1

1.1数字系统1

1.2二进制数2

1.3数制的转换4

1.4八进制和十六进制数6

1.5补码7

1.6带符号位的二进制数10

1.7二进制码13

1.8二进制数存储与寄存器19

1.9二进制逻辑21

1.10习题24

1.11参考文献26

第2章布尔代数和逻辑门27

2.1基本定义27

2.2布尔代数的公理化定义28

2.3布尔代数的基本定理和性质30

2.4布尔函数32

2.5规范和标准式36

2.6其他逻辑运算41

2.7数字逻辑门43

2.8集成电路47

2.9习题49

2.10参考文献51

第3章门电路的化简52

3.1图形法化简52

3.2四变量卡诺图56

3.3五变量卡诺图59

3.4和之积的化简61

3.5无关条件64

3.6电路的与非门和或非门实现65

3.7其他的两级电路实现71

3.8异-或函数74

3.9硬件描述语言79

3.10习题85

3.11参考文献88

4.1组合电路89

第4章组合逻辑89

4.2分析步骤90

4.3设计步骤92

4.4.二进制加-减器94

4.5十进制加法器102

4.6二进制乘法器104

4.7数值比较器106

4.8译码器107

4.9编码器110

4.10多路转换器113

4.11组合电路的硬件描述语言117

4.12习题129

4.13参考文献133

第5章同步时序逻辑134

5.1时序电路134

5.2锁存器135

5.3触发器138

5.4同步时序电路分析143

5.5用HDL描述时序电路152

5.6状态化简和分配159

5.7设计过程163

5.8习题169

5.9参考文献173

第6章寄存器和计数器174

6.1寄存器174

6.2移位寄存器176

6.3环形计数器182

6.4同步计数器186

6.5其他计数器191

6.6用HDL描述寄存器和计数器195

6.7习题200

6.8参考文献203

第7章存储器和可编程逻辑器件204

7.1概述204

7.2随机存取存储器205

7.3存储器译码209

7.4检纠错213

7.5只读存储器216

7.6可编程逻辑阵列220

7.7可编程阵列逻辑223

7.8时序可编程器件226

7.9习题229

7.10参考文献232

第8章寄存器传输级233

8.1寄存器传输级定义233

8.2 HDL的寄存器传输级描述234

8.3算法状态机239

8.4设计示例243

8.5设计示例的HDL描述249

8.6二进制乘法器254

8.7控制逻辑257

8.8二进制乘法器的HDL描述261

8.9乘法器设计265

8.10习题270

8.11参考文献273

9.1概述275

第9章异步时序逻辑275

9.2分析步骤276

9.3由锁存器构成的电路282

9.4设计步骤288

9.5状态表和流程表的简化293

9.6无竞争的状态分配299

9.7冒险303

9.8设计示例307

9.9习题312

9.10参考文献317

第10章数字集成电路318

10.1引言318

10.2专用特征319

10.3双极型晶体管特性323

10.4 RTL和DTL电路326

10.5晶体管-晶体管逻辑327

10.6发射极耦合逻辑335

10.7金属氧化物半导体336

10.8互补型MOS338

10.9 CMOS传输门电路341

10.10 HDL的开关级建模343

10.11习题346

10.12参考文献348

第11章实验349

11.1实验介绍349

11.2二进制和十进制353

11.3数字逻辑门355

11.4布尔函数的化简356

11.5组合电路358

11.6代码转换359

11.7使用多路选择器进行设计360

11.8加法器和减法器362

11.9触发器364

11.10时序电路365

11.11计数器367

11.12移位寄存器368

11.13串行加法371

11.14存储器单元372

11.15灯式手球373

11.16时钟脉冲发生器376

11.17并行加法器和累加器378

11.18二进制乘法器380

11.19异步序列电路381

11.20 Verilog HDL模拟实验382

第12章标准图形符号385

12.1矩形符号385

12.2限定符号387

12.3相关符号389

12.4组合部件的符号390

12.5触发器的符号392

12.6寄存器的符号393

12.7计数器的符号395

12.8 RAM的符号397

12.9习题397

12.10参考文献398

部分习题解答399

热门推荐